Herunterladen Inhalt Inhalt Diese Seite drucken

Hitachi CL32W35TAN Serviceanleitung Seite 86

Vorschau ausblenden Andere Handbücher für CL32W35TAN:
Inhaltsverzeichnis

Werbung

Verfügbare Sprachen

Verfügbare Sprachen

Comme le schéma le montre, A/B sont les champs de signaux impairs/pairs originaux de 50 Hz qui sont employés pour créer des
informations supplémentaires sur l'image, alors que A*/B* sont les informations d'images supplémentaires prévues/manipulées,
créées par le coffret de fonctions. La Fig.1 illustre les différences entre le visionnement entrelacé 100/120 Hz et le visionnement
progressif 50/60 Hz. Le principal avantage du visionnement progressif est une scrutation "sans entrelaçage", qui maintient la
fréquence de champ à 50/60 Hz Cela signifie que la construction des lignes est doublée dans chaque champ par rapport au
visionnement entrelacé de 100/120 Hz. Cela permet d'obtenir des lignes de visionnement à pas très serrés et d'éliminer le
tremblotement des lignes. La sélection d'un fonctionnement en 100 Hz a pour avantage de réduire les tremblotements dans des
zones étendues et de diminuer le tremblotement des lignes (sauf sur les modèles A8 W30 de 100 Hz).
Cet appareil est alimenté à partir de sources de +5 V et +8 V, qui pénètrent, respectivement, par les broches 21, 22 et 26 d'E10.
Les trois signaux vidéo d'entrée de 50 Hz, à savoir Y, U et V, aboutissent à cet appareil, aux broches 8, 10 et 12 d'E11. Les signaux
de sortie vidéo Y, U et V (vidéo à double fréquence) sont prélevés sur les broches 5, 3 et 1 d'E11. Les signaux de synchronisation
horizontale et verticale pénètrent dans cet appareil sous la forme d'un signal de synchronisation composite sur la broche 24 d'E10
alors que les signaux de synchronisation horizontale et verticale à double fréquence sortent au niveau des broches 30 et 31 d'E10.
PROCESSEUR D'ENTRÉE – PHILIPS TDA 9320
Le TDA9320 est un processeur d'entrée à standards multiples. Ses fonctions comprennent :
SORTIES VIDÉO / ENTRÉES EXTERNES
Le processeur d'entrée possède trois entrées CVBS (1 interne et 2 externes) et 2 entrées Y/C. Les entrées CVBS externes sont
utilisées pour les prises femelles Péritel. Les entrées Y/C sont utilisées comme entrées S-VHS et une troisième entrée CVBS. Le
circuit peut détecter si un signal CVBS ou un signal Y/C est présent sur l'entrée AV3. Le C.I. a 2 entrées RGB pour commutation
rapide. La commutation des diverses sources est contrôlée par I2C, et la détection d'un filtre-peigne peut être effectuée.
SYNCHRONISATION
Le séparateur de synchronisation est précédé par un amplificateur contrôlé qui ajuste l'amplitude de l'impulsion de synchronisation
à niveau fixe. Ces impulsions sont alimentées à l'étage de limiteur qui opère à 50% de l'amplitude. Les impulsions de
synchronisation sont alimentées au détecteur de phase et au détecteur de coïncidence. Ce détecteur de coïncidence est utilisé pour
détecter si l'oscillateur de ligne est synchronisé et peut aussi être utilisé pour l'identification de l'émetteur. Le PLL a une forte
inclinaison statique de manière à ce que la phase de l'image soit indépendante de la fréquence de ligne.
Pour l'impulsion de sortie horizontale, deux conditions sont possible :
Une impulsion H
qui a une phase et une largeur identiques à l'impulsion d'entrée de synchronisation horizontale.
A
Une impulsion de verrouillage CLP qui a une phase et une largeur identiques à l'impulsion de verrouillage trapézoïdale .
Le signal H
/CLP est généré par un oscillateur qui fonctionne à une fréquence de 440 x F
. Sa fréquence est divisée par 440 pour
A
H
verrouiller la première boucle du signal entrant. La fréquence libre de l'oscillateur est déterminée par un circuit de commande
numérique qui est verrouillé sur le signal de référence du décodeur couleur. Lorsque le détecteur de coïncidence indique une
situation hors verrouillage, la procédure d'étalonnage est répétée.
L'impulsion verticale est obtenue via un circuit de comptage à rebours vertical. Le circuit de comptage à rebours a diverses fenêtres
en fonction du signal d'entrée (50/60 Hz).
AMPLIFICATEUR IF D'IMAGE
Le signal vidéo est démodulé par un régénérateur de porteuse PLL. Ce circuit contient un détecteur de fréquence et un détecteur de
phase. Pendant l'acquisition, le détecteur de fréquence accordera l'oscillateur commandé en tension (VCO) à la fréquence correcte.
Après le verrouillage, le détecteur de phase commande le VCO de manière à obtenir un rapport stable en phase entre le VCO et le
signal d'entrée. Le VCO fonctionne au double de la fréquence IF, et le signal de référence du démodulateur est obtenu au moyen
d'un circuit de division de fréquence.
La sortie AFC est obtenue en utilisant la tension de contrôle VCO du PLL et peut être lue sur le bus I2C. Le détecteur AGC
fonctionne à la synchronisation supérieure et au niveau de blanc supérieur. La constante de temps du système AGC pendant la
modulation positive est longue pour éviter toute variation visible de l'amplitude du signal. Pour améliorer la vitesse du système AGC,
un circuit est inclus pour détecter si le détecteur AGC est activé ou non à chaque période de trame. La vitesse du système est
augmentée lorsqu'aucune action n'est détectée pendant 3 périodes de champ. Pour les signaux sans information de crête de blanc,
le système passe automatiquement à un AGC de noir à créneaux. Etant donné qu'une impulsion de verrouillage de niveau noir est
requise pour ce mode opératoire, le circuit ne passe au contrôle automatique du gain du niveau noir qu'en mode interne.
Le circuit contient un circuit d'identification vidéo qui est indépendant du circuit de synchronisation. Par conséquent, un accord de
recherche est possible lorsque la section d'affichage du récepteur est utilisée comme moniteur.
TRAITEMENT CHROMA ET LUMA
Le CI contient un filtre passe-bande de chrominance, la cloche SECAM et des filtres-bouchons de chrominance. Ces filtres sont
étalonnés en utilisant la fréquence d'accord et la fréquence quartz du décodeur couleur. Le signal de sortie de luminance, qui est
dérivé du signal entrant CVBS ou Y/C peut être varié en amplitude par un contrôle de gain séparé.
DÉCODAGE COULEUR
Le décodeur couleur peut décoder les signaux PAL, NTSC et SECAM. Le décodeur PAL / NTSC contient un oscillateur à quartz
sans alignement avec 4 broches séparées, un circuit destructeur et deux démodulateurs de différence de couleur. Le déphasage de
90° du signal de référence est assuré intérieurement. Etant donné qu'il est possible de connecter 4 quartz différents au décodeur
couleur, toutes les normes couleur peuvent être décodées sans circuits de commutation externes. Les quartz non utilisés doivent
être laissés ouverts. L'oscillateur horizontal est étalonné au moyen de la fréquence de quartz du PLL.
Le CI contient un circuit de limite automatique de couleur qui est commutable pour empêcher la saturation excessive lorsque des
signaux à rapport chromatique/rafale élevé sont reçus. Le circuit de limite automatique de couleur est conçu de telle manière qu'il
85

Werbung

Inhaltsverzeichnis
loading

Diese Anleitung auch für:

Cl28w35tanC32w35tnC32w40tnC28w40tn

Inhaltsverzeichnis