Anhang
8.1.3 Leistungsdaten
70
Merkmal
Programmart/Programmabarbeitung
Max. Anzahl
Basiskonfiguration
Ein-/Ausgänge
Mit PHLS und dezentralem
E/A-System
Programm-
Interner Speicher (nichtflüch-
speicherart
tig)
Programmspeichergröße
(Schritte)
Kommentarspeicher
Verarbeitungsgeschwindigkeit
Basisbefehle
Komplexe Befehle
Speicher-
1 Bit
3)
bereiche
16 Bit Datenregister (DT)
32 Bit Indexregister
Master-Control-Relais (MCR)
Anzahl Sprungmarken (JP und LOOP)
Anzahl Pulsbildungsadressen (DF, DFI)
Eingänge (X)
Ausgänge (Y)
Interne Merker (R)
Koppelmerker (L)
Zeitgeber (T)
Zähler (C)
Systemmerker (SR)
Pulsmerker (P)
Fehleralarm-Merker
(E)
Koppeldatenregister
(LD)
Modulspeicher (UM)
Systemdaten (SD)
Zeitgeber-Sollwert-
register (TS)
Zeitge-
ber-Istwertregister
(TE)
Zäh-
ler-Sollwertregister
(CS)
Zeitge-
ber-/Zähler-Istwertre
gister (CE)
Benutzerhandbuch FP7 CPU-Hardware
Beschreibung
Panasonic
AWL-Interpreter/zyklisch
1024 (64 E/A 16 Steckplätze)
16128 (1008 E/A 16 Steckplät-
ze)
Arbeitsspeicher (RAM und ROM1)
Sicherungsspeicher (ROM2)
1)
Konfigurierbar
3MB
Basisbefehle: 11ns/Schritt
100
206
2)
8192 (X0–X511F)
2)
8192 (Y0–Y511F)
32768 (R0–R2047F)
16384 (L0–L1023F)
4096 (T0–T4095)
1–4294967295 (in Einheiten von
10s, 1ms, 10ms, 100ms, 1s)
1024 (C0–C1023)
1–4294967295
1120 (70 Worte)
4096 (P0–P255F)
4096 (E0–E4095)
1)
Konfigurierbar
16384 Worte (LD0–LD16383)
512K Worte pro Modul
110 Worte
15 Doppelworte (I0–IE)
4096 Doppelworte (TS0–TS4095)
4096 Doppelworte (TE0–TE4095)
1024 Doppelworte (CS0–CS1023)
1024 Doppelworte (CE0–CE1023)
Unbegrenzt (keine Adressen)
65535
Abhängig von der Programmspei-
chergröße