Register-Beschreibung
4.3
Clock-Teiler und FIFO-Enable-Register
Basisadr. + 10h (Schreib- und Lesezugriff)
4.3.1
Funktionsübersicht
Bit
Funktion
0 bis 3
Timer 1 Clock-Teiler
4 bis 7
Timer 2 Clock-Teiler
8 bis 15
FIFO-Enable-Register
Abb. 9 Funktionsübersicht Clock-Teiler und FIFO-Enable-Register
4.3.2
Clock-Teiler
Bit 3
Bit 2
Bit 7
Bit 6
0
0
0
0
0
0
0
0
0
1
0
1
0
1
0
1
1
0
1
0
1
0
1
0
1
1
1
1
1
1
1
1
Abb. 10 Timer Clock-Teiler
4.3.3
FIFO-Enable-Register:
Bit
Funktion
0 = FIFO für Sensor-Kanal 1 gesperrt
8
1 = FIFO für Sensor-Kanal 1 freigegeben
0 = FIFO für Sensor-Kanal 2 gesperrt
9
1 = FIFO für Sensor-Kanal 2 freigegeben
0 = FIFO für Sensor-Kanal 3 gesperrt
10
1 = FIFO für Sensor-Kanal 3 freigegeben
0 = FIFO für Sensor-Kanal 4 gesperrt
11
1 = FIFO für Sensor-Kanal 4 freigegeben
0 = FIFO für Trigger IN und RxD Input gesperrt
12
1 = FIFO für Trigger IN und RxD Input freigegeben
0 = FIFO wird bei aktivem Trigger IN 1 für Sensor 1 und 2 gesperrt
13
1 = IN 1 hat keinen Einfluss auf FIFO
0 = FIFO wird bei aktivem Trigger IN 2 für Sensor 3 und 4 gesperrt
14
1 = IN 2 hat keinen Einfluss auf FIFO
0 = FIFO wird bei aktivem Trigger IN 3 für Trigger IN und RxD Input gesperrt
15
1 = IN 3 hat keinen Einfluss auf FIFO
Abb. 11 FIFO-Enable-Register
IF2004/USB | Register
Verweis
Tabelle 15: Timer Clock-Teiler
Tabelle 15: Timer Clock-Teiler
Tabelle 16: FIFO-Enable-Register
Bit 1
Bit 0
Clockfrequenz Timer 1
Bit 5
Bit 4
Clockfrequenz Timer 2
0
0
24 MHz
0
1
24 MHz / 2
1
0
24 MHz / 4
1
1
24 MHz / 8
0
0
24 MHz / 16
0
1
24 MHz / 32
1
0
24 MHz / 64
1
1
24 MHz / 128
0
0
24 MHz / 256
0
1
24 MHz / 512
1
0
24 MHz / 1024
1
1
24 MHz / 2048
0
0
24 MHz / 4096
0
1
24 MHz / 8192
1
0
24 MHz / 16384
1
1
24 MHz / 32768
24 MHz
12 MHz
6 MHZ
3 MHz
1,5 MHz
750,0 kHz
375,0 kHz
187,5 kHz
93,75 kHz
46,88 kHz
23,44 kHz
11,72 kHz
5,859 kHz
2,930 kHz
1,465 kHz
Seite 11
732,4 Hz