Herunterladen Inhalt Inhalt Diese Seite drucken

Beschreibung Der Hauptsteckbrücke; Steckbrücken Für Seriellen Anschluß B; Beschreibung Der Steckbrücken Für Den Seriellen Anschluß B - Intel SPSH4 Produkthandbuch

Serverplattform
Inhaltsverzeichnis

Werbung

Hauptsteckbrücken
Tabelle 14 bezeichnet die Funktion der einzelnen Pinpaare auf den Hauptsteckbrückenblöcken
(JP4, JP5 und JP6). Die BIOS-Wiederherstellungsbrücken, die Steckbrücken zum Löschen des
Paßwortes und die Steckbrücken zum Löschen von CMOS-Speicher werden detailliert an anderer
Stelle in diesem Produkthandbuch beschrieben (siehe Referenzen in Tabelle 14). Bei der FRB3-
Steckbrücke zum Deaktivieren des Timers (FRB3 Timer Disable) und der BMC-Steckbrücke zum
Erzwingen der Aktualisierung (BMC Force Update) handelt es sich um Steckbrücken für bestimmte
Zwecke, die Sie nur einsetzen sollten, wenn Sie in einem Dokument des Intel Kundendienstes dazu
aufgefordert werden. Wenn Sie eine dieser Funktionen aktivieren müssen, verwenden Sie eines der
Reserveelemente von JP4 Pins 1 und 2 oder JP25 Pins 7 und 8.
Tabelle 14. Beschreibung der Hauptsteckbrücke
1-2
3-4
JP4
5-6
7-8
9-10
11-12
JP5
1-2
JP6
1-2
Steckbrücken für seriellen Anschluß B
Tabelle 15 bezeichnet die Funktion der einzelnen Pinpaare auf dem Steckbrückenblock für den
seriellen Anschluß (JP25). Der Stecker für den seriellen Anschluß B ist standardmäßig ein RJ45,
der nur acht Pins besitzt und keine separaten DCD- und DSR-Signale liefert. Mit den Steckbrücken
für den seriellen Anschluß B können Sie die DSR- und DCD-Signale konfigurieren, die von den
Anschlußsteckern an die Eingänge des UART übergeben werden. Bei der Standardkonfiguration
sind Steckbrücken auf den Pins 1 und 2 sowie auf den Pins 3 und 4 installiert.
ANMERKUNG
Installieren Sie die Steckbrücken auf den Pins 3 und 4 sowie auf den Pins 5
und 6 niemals gleichzeitig. In diesem Fall steuern die DCD- und DSR-
Signale des Anschlusses den DCD-Eingang am UART, und es kommt zu
Signalkonflikten.
Tabelle 15. Beschreibung der Steckbrücken für den seriellen Anschluß B
1-2
JP25
3-4
5-6
7-8
142
Reserveelement
BIOS Recovery (BIOS-Wiederherstellung) – Das System versucht, das BIOS beim
nächsten Start wiederherzustellen. Weitere Informationen finden Sie auf Seite 44.
Reserviert.
Reserviert.
Password Clear (Paßwort löschen) – Benutzer- und Verwalterpaßwörter werden beim
nächsten Start gelöscht. Weitere Informationen finden Sie auf Seite 37.
CMOS Clear (CMOS löschen) – CMOS-Einstellungen werden beim nächsten Start
gelöscht. Weitere Informationen finden Sie auf Seite 40.
FRB3 Timer Disable (FRB3-Timer-Deaktivierung) – Deaktiviert den fehlertoleranten
Start-Timer 3.
BMC Force Update (Aktualisierung für BMC erzwingen) – Ermöglicht es einem System
mit beschädigter BMC-Firmware, einen Start für eine Aktualisierung durchzuführen.
DSR to DSR (DSR an DSR) – Das DSR-Signal vom Anschluß wird an den
DSR-Eingang am UART (RJ45 und DB9) übergeben.
DSR to DCD (DSR an DCD) – Das DSR-Signal vom Anschluß wird an den
DCD-Eingang am UART (nur RJ45) übergeben.
DCD to DCD (DCD an DCD) – Das DSR-Signal vom Anschluß wird an den
DCD-Eingang am UART (nur DB9) übergeben.
Reserveelement
Intel SPSH4 Serverplattform – Produkthandbuch

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis