Herunterladen Inhalt Inhalt Diese Seite drucken

Zeitliches Verhalten Des Ausgangs; Bytes Funktion - YASKAWA SM 02x Handbuch

Digitale signal-module
Inhaltsverzeichnis

Werbung

VIPA System SLIO
NUM_ETS
Aufbau eines ETS-Ein-
trags
Adr.
Name
+0
PIQ
+1
RN
+2
ETS_US
PIQ
Zeitliches Verhalten des
Ausgangs
HB300 | SM-DIO | | de | 17-30
STS_FIFO
Beschreibung
00h/80h
Alles ist OK. Diese Meldung erhalten Sie direkt nach der Übernahme
in den FIFO-Speicher des Moduls.
01h/81h
Es ist kein nachfolgender ETS-Eintrag im FIFO vorhanden.
Die RN entspricht nicht der erwarteten RN. Überprüfen Sie Ihre RN im
Ausgabebereich.
02h/82h
Es sind keine neuen ETS-Einträge im FIFO vorhanden.
03h/83h
FIFO-Speicher ist voll. Es kann kein neuer ETS-Eintrag angenommen
werden.
Werden weniger ETS-Einträge geschrieben als möglich sind, so müssen Sie beim letzten
ETS-Eintrag Bit 6 der RN setzen. Dies ist erforderlich, um die nachfolgenden Einträge
nicht "ungültig" schreiben zu müssen.
Das Modul ignoriert alle ETS-Einträge hinter einem Eintrag mit gesetztem Bit 6. Sofern
sich ein ETS-Eintrag mit einer RN mit gesetztem Bit 6 im FIFO-Speicher befindet, wird
STS_FIFO mit 80h verodert zurückgeliefert.
Hier finden Sie immer die aktuelle Anzahl der ETS-Einträge im FIFO-Speicher des
Moduls.
Abhängig von der projektierten Variante können über den Ausgabebereich bis zu 15 ETS-
Einträge geschrieben werden. Hierbei sind für jeden ETS-Eintrag 4Byte im Prozessabbild
vorgesehen:
Bytes
Funktion
1
Ausgabe-Byte
1
Laufende Nummer
2
µs-Ticker
Hier können Sie für den gewünschten Zeitpunkt den Zustand der Ausgänge bestimmen
und den entsprechenden Ausgabe-Kanal sperren bzw. freigeben.
Das Ausgabe-Byte hat folgende Bit-Belegung:
Bit 3 ... 0: 0 (fix)
Bit 4: Freigabe von DO 1 (0: sperren, 1: freigeben)
Bit 5: Freigabe von DO 0 (0: sperren, 1: freigeben)
Bit 6: Zustand DO 1
Bit 7: Zustand DO 0
Die gleichzeitige Freigabe und Aktivierung bzw. Deaktivierung eines Ausgangs sollte ver-
mieden werden. Aufgrund der unterschiedlichen Laufzeiten (siehe Zeit A, B und C) bis
zur Zustandsänderung kann es zu unerwünschten Schaltvorgängen kommen.
Die nachfolgende Abbildung zeigt das zeitliches Verhalten eines Ausgangs bei Einsatz
des Freigabebits:
Digitale Ausgabe
022-1BB70 - DO 2xDC 24V 0,5A ETS
IX
SX
5640h/s
01h
02h
03h
137

Werbung

Inhaltsverzeichnis
loading

Diese Anleitung auch für:

Hb300

Inhaltsverzeichnis