Herunterladen Diese Seite drucken

Hitachi C1421R/T Wartungshandbuch Seite 27

Werbung

Verfügbare Sprachen

Verfügbare Sprachen

@ Description des circuits
Amplificateur Fl de vision, CAF, démodulateur vidéo
Le signal Fl provenant du tuner passe a travers le file 4 ondes de surface en direction de!' entrée différentielle Fl (broches 48 et 49).
Le premier étage Fl comporte 3 amplificateurs € accouplement capacitif avec un contréle de gain sur une plage d' au moins 66 dB.
La porteuse de référence du démodulateur vidéo s' obtient grace & un régénérateur de porteuse avec boucle
a
verrouillage de phase (éliminant ainsi les compromis des filtres 2 peigne, comme c' est le cas avec les circuit de
régénération passive de la porteuse).
Seul une bobine d' oscillateur est utilisée (broches 3 et 4) ajustée au double de la fréquence FI par!' intermédiaire du bus I2C.
Les informations CAF sont obtenues a partir de la tension de contrdéle (VCO) de la boucle F! a verrouillage de phase
(PLL). Le bus I2C permet de lire ces informations.
Le bit AFB bascule lorsque la porteuse d' image se trouve exactement sur la fréquence Fl souhaitée (égale a la moitié
de la fréquence de la boucle Fl a PLL).
AFA est actif sur une plage autour de ce point.
Pour les applications de recherche / tuning rapide, cette plage peut étre multipliée par 3 (bit AFW).
CAG de tuner
Le circuit de la commande automatique de gain (CAG) réagit au haut du top de synchronisation pour des signaux a
modulation négative et au niveau du pic blanc en ce qui concerne les signaux
a modulation positive.
Le bit MOD permet de procéder a la sélection.
Le contréle de la CAG du tuner s' effectue par I' intermédiaire de la broche 54.
Le point d' entrée en action de la CAG du tuner peut étre réglé. avec une grande amplitude de signaux d' entrée FI : entre 0,8 Veff et 80 mVeff.
La sortie CAG tuner peut étre amenée a fonctionner au-dessus de la tension Vcc du TDA8374.
La broche 54 est donc une sortie 4 collecteur ouvert pouvant fonctionner entre 0.3 et Vcc + 1 volt (pour un courant > 2 mA).
Démodulateur de son a boucle de verrouillage de phase (PLL)
Le signal de sortie vidéo Fl au niveau de la broche 6 (2 Ve & c) passe par le fire passe bande son et aboutit 2 la broche 1 d' entrée de la sous-porteuse FI son.
Le démodulateur PLL se cale automatiquement sur la porteuse de son qu' il démodule. Aucun alignement n' est donc nécessaire.
Le signal audio sans réglage de volume provient de la broche 55 de désaccentuation (amplitude 300 mVeff).
Commutateur de sélection de source
Le commutateur d' entrée du TDA8374 permet de sélectionner une des sources suivantes :
broche 13 : CVBS 1 Int
broche 17 : CVBS 2 ext
broche 11, broche E/S : Y s-vhs, C s-vhs.
Le signal sélectionné est disponible au niveau de la broche 38 de sortie CVBS, dans le cas ol les entrées Y/C sont utilisées Y+C sont ajoutées.
ll permet de contrdler le télétexte et |' extension SECAM du TDA8395.
Pour les applications S-VHS, il est possible de sélectionner I' entrée Y/C indépendamment du commutateur de source CVBS.
Les entrées Y, C du TDA8374 sont sélectionnées en fonction de la position du commutateur de source sur les sorties CVBS 1 Int ou CVBS 2 ext.
Protection et synchronisation horizontale
Le séparateur de synchronisation adapte son niveau de déclenchement au milieu entre le fond du top de synchronisation
et le niveau du noir pour le signal CVBS. Les impulsions séparées de synchronisation sont envoyées
au 1% circuit de
détection de phase et au détecteur de coincidence.
Les composantes qui déterminent le gain de boucle du premier détecteur de phase sont raccordées a la broche 43 (C+RC).
Le détecteur de coincidence sert 4 déterminer si!' oscillateur de ligne horizontale est synchronisé
@ la vidéo entrante.
L' oscillateur de ligne est de type VCO, avec une fréquence de fonctionnement deux fois supérieure
la fréquence de ligne.
ll est étalonné en fonction de la fréquence de |' oscillateur de ligne horizontale du décodeur couleur. L' étalonnage
s' effectue sur la base d' un écart maximal de 2% de la fréquence nominale, de sorte qu' aucun alignement n' est nécessaire.
L' étalonnage est réalisé au démarrage (le TDA8374 doit d' abord reconnaitre les quartz qui sont connectées sur les bits
XA et XB)
et a la suite d' une perte de synchronisation (le détecteur de coincidence de la premiére phase est
synchronisé et verrouillé sur le bit SL).
Le deuxiéme détecteur de phase verrouille la phase des impulsions de |' étage de balayage horizontal au niveau de la
broche de sortie 40, sur I' impulsion de retour de ligne au niveau de la broche d' entrée 41.
8-F

Werbung

loading