Herunterladen Inhalt Inhalt Diese Seite drucken

Werbung

NLEITUNG
Logik -
analysator
Typ 7D 0 I

Werbung

Inhaltsverzeichnis
loading

Inhaltszusammenfassung für Tektronix 7D0I

  • Seite 1 NLEITUNG Logik - analysator Typ 7D 0 I...
  • Seite 2 ogikanalysator Typ 7D01...
  • Seite 3: Inhaltsverzeichnis

    NHALTSVERZE CHN S eite BESCHRE BUNG DES SYSTEMS BESCHRE BUNG DER BED ENUNGSELEMENTE DER FRONTPLATTE IGNALAN CHLÜ DATENAU GABE DIE DAR TELLUNG VON DATEN TRIGGERUNG YNCHRONE UND A YNCHRONE ABTA TUNG TABELLE 1 FUNKTION ANALY E TABELLE 2 ANWENDUNGSBE SP ELE FEHLER UCHE VERZÖGERUNG DURCH EIN WORT VERZÖGERUNG DURCH EIN EREIGNI...
  • Seite 4: Beschre Bung Des Systems

    BESCHRE BUNG DES SYSTEMS Der Logikanalysator 7DO1 ist ein Einschub der erie 7000 und dient dazu, digitale Daten bis zu 16 Kanälen parallel zu speichern und zur Analyse auf dem Bildschirm darzustellen. Der 7D01 besitzt eine Reihe von Möglichkeiten Testdaten abzutasten, zu triggern, zu spei ­...
  • Seite 5 Das eingestellte Cursorwort wird in binärer Form auf dem Bildschirm eingeblendet (unten rechts), ebenso, in alphanumerischer Form, die tellung des Cursors relativ zum Triggerpunkt (oben rechts), so daß jede einzelne peicherposition leicht analysiert werden kann. Bei der Triggerung besteht die Möglichkeit der PRE-, CENTER- oder PO T-Triggerung.
  • Seite 6: Beschre Bung Der Bed Enungselemente Der Frontplatte

    BESCHRE BUNG DER BED ENUNGSELEMENTE DER FRONTPLATTE EXT CLOCK POLARITY - Polarität des externen Clocksignals Wählt die aktive Flanke des externen Clocksignals, das an den Eingang C des 0-7 Dateneingangssteckers angeschlossen wird .
  • Seite 7 INTERVAL - Ab ta stinterva 1 1 AMPLE tufenschalter AMPLE INTERVAL wählt die Abtastrate, mit der die Eingangsdaten abgetastet werden. Es können Abtast ­ raten von 5 ms bis 10 ns in der Folge 1-2-5 gewählt werden. Durch Blinken der Knopfkragenbeleuchtung wird angezeigt, daß das Abtastintervall zu schnell ist: 10 ns bei 8-Kanal-Betrieb ;...
  • Seite 8 BYTE - Wortformat Gestattet die Wahl des auf dem Bildschirm (7000- erie) einge ­ blendeten alphanumerischen Datenformates von entweder einem 3-Bit-Byte (z.B. 100) oder 4-Bit-Byte (z.B. 0 1010 1000 1100). HORIZ PO /MAG - Horizontaler Lageeinste 11 er/ Dehnun g Der Regler HORIZ PO gestattet die horizontale Einstellung der Lage der Darstellung auf dem Bildschirm.
  • Seite 9 TRIGGER OURCE - Triggerquelle Dreistufiger chalter zur Wahl der Triggersignalquelle. Die positive Flanke des an den Eingang CH 0 angeschlossenen ignals dient zur Triggerung. EX T - Externes Tr iggersignal Das an den Eingang EXT TR I G/QUALI F IER (EXT) angeschlossene ignal dient zur Triggerung.
  • Seite 10 PROBE QUALIFIER - I nform a t ion skennzeic h nun g der Datenein ­ gänge Kanal 0 bis Wählt den aktiven Logikzustand (HI, LO, X) der an den Daten ­ eingangsstecker angeschlossenen ignale (Kanal 0 bis Kanal 15). Die Amplitude der HI- und LO- ignale hängt von der Einste ­ lung THRE HOLD LEVEL ab.
  • Seite 11 Da tene i ng angsstec ker Kanal 8 bis Dient als Tastkopfeingang der Kanäle 8 bis 15 sowie des PROBE QUALI F IER- ignals. D ten eingang s stecker Kanal 0 bis 7 Dient als Tastkopfeingang der Kanäle 0 bis 7 sowie des EXT CLOCK- ignals .
  • Seite 12 Abb. 1 : Interne Clocksignalquelle und Triggerwahlschalter DI PLAY TORE - Ausgang (P300, Pin 3) Pin 3 zeigt an, ob sich der peicher des 7D01 im Darstellbereich (LO) oder im peicherbetrieb (HI) befindet. TRIGGER INTEN ITY - Ausgang (P300, Pin 4) Während der Zeit, für die der Triggerpunkt auf dem Bildschirm hellgetastet ist, liegt an Pin 4 ein ECL LO-Pegel.
  • Seite 13: Ignalan Chlü E

    Datenerfassung Der Datenanschluß erfolgt über zwei Hochimpedanz-Datenerfassungs- tastköpfe von TEKTRONIX (P6451). Ein Tastkopf dient zum Anschluß der Kanäle 0 bis 7 sowie des externen Clocksignals, der andere zum Anschluß der Kanäle 7 bis 15 und des QUAL IF I ER- ignals . Die Tastkopfspitzen gestatten einen problemlosen Anschluß...
  • Seite 14: Datenau Gabe

    -11- Abb. 3: Pinanordnung des Datenausgabesteckers J12O DATENAU GABE Der interne Datenausgabestecker J120 liefert einen Zugriff für eine Reihe von Eingangs- und Ausgangsdaten, die in Verbindung des 7D01 mit externen Geräten Verwendung finden. Da die Ausgaben vom Daten ­ ausgabestecker ungepufferte ECL-Pegel sind, muß das Anschlußkabel den Testschaltkreisen entsprechend abgeschlossen werden.
  • Seite 15 -12- Abb. 4: Abschlußmöglichkeiten für Datenausgänge Zusätzlich zu den parallelen Datenausgängen Kanal 0 bis Kanal 15 kön ­ nen folgende Daten-Ein- und Ausgabesignale über den Datenausgabe ­ stecker erhalten werden: EXT DI PLAY CLOCK Der Anschluß EXT DI PLAY CLOCK IN dient als Eingang für einen Clock- impuls (ECL-Pegel) der zur ynchronisation der seriellen und paralle ­...
  • Seite 16 -13- FLAG OUT Liefert einen Ausgangsimpuls zur Kennzeichnung der einzelnen Da ­ tenkanäle. Der positive Teil des Impulses kennzeichnet den Anfang eines Datenkanals (Kanal 0 bis 15). Während des LO-Pegels sind Daten ungültig. RECORD ENABLE Ein ECL Hl- ignal dient zur Rücksetzung des peichers.
  • Seite 17: Die Dar Tellung Von Daten

    -14- Richtung und Abtastinter ­ valle vom Trigger bis zur Cursormarke Logikstatus der einzelnen Datenkanäle an den hellge­ tasteten Cursormarken Abb. 6: Typische 15 Kanaldarstellung (PRE TRIGGER) DIE DAR TELLUNG VON DATEN Der 7D01 bietet mehrere Möglichkeiten der Datendarstellung . Abb. 6 zeigt eine typische 0 bis 15-Kanaldarstellung mit einem 254 bit- "Datenfenster"...
  • Seite 18: Triggerung

    -15- TRIGGERUNG Der eingebaute Worterkenner (Word Recognizer) dient als vielfäl ­ tige Triggerquelle. Die Logikzustände von bis zu 18 Bit großen Wörtern können an den Frontplattenschaltern vorgewählt werden. Liegt das vorgewählte Wort parallel an, erzeugt der Worterkenner einen Impuls zur Triggerung des 7D01. Die hellgetasteten Trigger ­ marken auf dem Bildschirm zeigen den durch den Worterkenner ge ­...
  • Seite 19: Ynchrone Und A Ynchrone Abta Tung

    -16- YNCHRONE UND A YNCHRONE ABTA TUNG Asynchrone Abtastung Zur Analyse des Logiktimings von Hardwaresystemen ist es vorteil ­ haft die Daten asynchron abzutasten. Der Logikanalysator wird hierbei intern getaktet, so daß Clockfrequenzen bestimmt und Zeitvergleiche durchgeführt werden können. Die Daten werden mit einer Abtastrate bis zu 100 MHz und einer minimalen Puls ­...
  • Seite 20: Tabelle 1

    -17- TABELLE 1 Mindestanzahl der zur Datendarstellung benötigten Clockimpulse nach Drücken der Taste MANUAL RE ET. Firs t Trigger-Betrieb Full Display-Betrieb DATA PO ITION DATA PO ITION DATA CHANNEL PO T PO T TRIG CENTER CENTER TRIG TRIG TRIG 1982 1534 1086 0-15...
  • Seite 21: Funktion Analy E

    -18- FUNKTION ANALY E Die folgende Liste beinhaltet eine Reihe von Funktionsfehlern, deren mögliche Ursache sowie Beseitigung. Dem Bediener soll eine Hilfe an die Hand gegeben werden zu erkennen, ob es sich bei dem Funktions ­ fehler um einen technischen Ausfall des 7D01 oder ob es sich um eine meßtechnische Ursache handelt.
  • Seite 22 -19- Fortsetzung Tabelle 2 Überprüfung der Min ­ 5. Messung mit torge ­ Das Triggerwort exi ­ destanzahl der Clock- steuerten Clockim- stiert nur während des ersten Clockim- impulse im First- pulsen Trigger-Betrieb keine Darstellung pulses und wird vom AMPLE INTER ­...
  • Seite 23 -20- Fortsetzung Tabelle 2 Überprüfung der Mindest d. keine Darstellung Unzureichende Anzahl anzahl der Clockimpul ­ von Clockimpulsen um AMPLE INTER ­ peicher des 7D01 se im Full Display-Be ­ trieb VAL auf EXT aufzufüllen (2) P617 auf Full tellen AMPLE IN ­...
  • Seite 24 -21- Fortsetzung Tabelle 2 6. Fehlerhafte Daten ­ Falscher Vertikal ­ Überprüfung der bei ­ den Betriebsarten darstellung oder Horizontalbe ­ trieb (Grundgerät) (Grundgerät ) Überprüfung des Wahl ­ Falsche chwellwert ­ spannung schalters THRE HOLD VOLTAGE _____________________ Drücken ie die MANUAL 7.
  • Seite 25: Anwendungsbe Sp Ele

    -22- Fortsetzung Tabelle 2 11. Teile der Eingangs- Die Datenänderung ist tellen AMPLE daten werden mit schneller als der INTERVAL auf mehr dem internen Clock- Clockimpuls als ein Interval für impuls nicht dar- jeden Impuls ein gestellt ANWENDUNGSBE SP ELE Der Logikanalysator 7DO1 mit dem eingebauten Worterkenner ist ein vielseitiges Gerät zur Analyse von Logiksystemen.
  • Seite 26: Verzögerung Durch Ein Wort

    -23- 9. tellen ie das Grundgerät so ein, daß der linke Vertikal ­ einschub sowie der B Horizontaleinschub auf dem Bildschirm dargestellt werden. tellen ie Empfindlichkeit und Zeitablenkkoeffizienten des Oszillografen so ein, daß eine stabile analoge Darstellung des in chritt 8 gewählten Kanals auf dem Bildschirm erfolgt. (Vgl.
  • Seite 27 -24- Abb. Testaufbau und Datendarstellung zum Beispiel "Fehlersuche"...
  • Seite 28: Verzögerung Durch Ein Ereigni

    Punkt im Datenablauf positioniert In diesem Beispiel wurde der 7D01 in Verbindung mit einer wird. digitalen Ereignisverzögerungseinheit (z.B. TEKTRONIX 7D10) in einem mit einer Readouteinrichtung ausgestatteten Grundgerät ver ­ wendet . Gehen ie wie folgt vor: 1.
  • Seite 29 -26- Abb. Verzögerungsereignisse so Abb. 9: Verzögerungsereignisse so eingestellt , daß Daten, die hinter eingestellt, daß hinter dem dem 2 5-sten vorgewählten 8-Bit- 10. 500- dersten Clockimpuls liegen ­ Binärwort liegen (0101 0100) dar ­ de Daten dargestellt werden gestellt werden...
  • Seite 30: Zu Tand Tabelle Und Mappingdar Tellung

    -27- ZU TAND TABELLE UND MAPPINGDAR TELLUNG Wird der 7D01 in Verbindung mit dem Formatgenerator DF1 ver ­ wendet, so besteht zusätzlich die Möglichkeit der X-Y-Koordina- tendarstellung sowie der Darstellung von Zustandstabellen. tate table-Betrieb (Zustandstabellen) können die im Memory des 7D01 gespeicherten Daten in tabellarischer Form auf dem Bild ­ schirm dargestellt werden.
  • Seite 31 -28- Abb. Testanordnung zur Fehlersuche in einem Mikroprozessorsystem...
  • Seite 32: Analy E Von Puffer Peichern

    -29- ANALY E VON PUFFER PEICHERN Das folgende Beispiel beschreibt eine peicherprüfung durch die simultane Darstellung der Ein- und Ausgaben. Bei dem asynchronen Pufferspeicher handelt es sich um einen nor ­ malen Typ, in dem die Daten kontinuierlich vom Eingang zum Aus ­ gang fließen.
  • Seite 33: Funktion Überprüfung

    -30- FUNKTION ÜBERPRÜFUNG Der folgende Funktionstest dient zur Überprüfung der Grundopera ­ tionen des 7D01. Im Rahmen dieses Tests werden die Funktionen WORD RECOGNIZER FILTER und OUTPUT IGNAL sowie die Funktionen VARIABLE THRE HOLD VOLTAGE nicht überprüft, da hierzu besondere Testgeräte erforderlich sind.
  • Seite 34 -31- Überprüfen ie, ob auf dem Bildschirm vier Ablenkstrahle dar ­ gestellt werden. tellen ie den chalter DATA CHANNEL auf 0 bis 8. Auf dem Bildschirm werden acht Ablenkstrahle in zwei Vierer ­ gruppen dargestellt. tellen ie den chalter DATA CHANNEL auf 0 bis 15.
  • Seite 35 -32- tellen ie Kanal 0 bis Kanal 7 des WORD RECOGNIZER auf H I . 27. Die ansteigenden Teile der ignale Kanal 0 bis Kanal 7 be ­ finden sich etwa im Zentrum des Rasters. tellen ie Kanal 0 bis Kanal 7 des WORD RECOGNIZER auf LO. 29.
  • Seite 36 -33- Die TRIG'D-Lampe leuchtet und auf dem Bildschirm erfolgt eine Darstellung. tellen ie den chalter EXTERNAL QUALIFIER des WORD RECOGNI ZER auf X. tellen ie TRIG OURCE auf EXT. Überprüfen ie, ob die TRIG'D-Lampe leuchtet und eine Dar ­ stellung erfolgt. tellen ie EXT TRIG POLARITY auf Z.

Inhaltsverzeichnis