Herunterladen Inhalt Inhalt Diese Seite drucken

Rückwärts-Schieberegister (Sfrn) - IDEC MICROSmart pentra FC5A Serie Betriebsanleitung

Vorschau ausblenden Andere Handbücher für MICROSmart pentra FC5A Serie:
Inhaltsverzeichnis

Werbung

7: B
-B
ASIS
EFEHLE
Rückwärts-Schieberegister (SFRN)
Verwenden Sie den SFRN-Befehl zum Rückwärts-Schieben. Wenn SFRN-Befehle programmiert werden, sind
immer zwei Adressen erforderlich. Nach den SFRN-Befehlen wird eine Schieberegisternummer eingegeben,
die aus den entsprechenden Operandennummern ausgewählt wird. Die Schieberegisternummer entspricht der
niedrigsten Bitnummer in einer Zeichenfolge. Die Nummer der Bits ist die zweite erforderliche Adresse nach
den SFRN-Befehlen.
Der SFRN-Befehl erfordert drei Eingänge. Die Rückwärts-Schieberegister-Schaltung muss in der folgenden
Reihenfolge programmiert werden: Rücksetzeingang, Impulseingang, Dateneingang, und SFRN-Befehl,
gefolgt vom letzten Bit und der Anzahl der Bits.
Kontaktplan
Letztes Bit
Rücksetzen
SFRN R20
7
I0
Impuls
Nr. der Bits
I1
Daten
I2
R21
R23
R25
• Der letzte Bit-Statusausgang kann direkt nach dem SFRN-Befehl programmiert werden. In diesem Beispiel wird der
Status des Bits R20 in den Ausgang Q0 eingelesen.
• Jedes Bit kann mit den LOD R# Befehlen geladen werden.
• Nähere Informationen über Rücksetz-, Impuls- und Dateneingänge finden Sie auf Seite 7-26.
Strukturdiagramm
Schieberichtung
R20
R21 R22 R23
R24 R25 R26
Letztes Bit: R20
Hinweis: Der Ausgang wird nur für jene Bits aktiviert, die durch Fettschrift gekennzeichnet sind.
Hinweis: Beim Ausschalten der Stromversorgung wird der Status aller Schieberegister-Bits normalerweise gelöscht. Es
ist jedoch auch möglich, den Status der Schieberegister-Bits über entsprechendes Setzen in den Funktionsbereich-
Einstellungen beizubehalten. Siehe Seite 5-5.
• Einschränkungen bei der Kontaktplanprogrammierung im Zusammenhang mit
Vorsicht
Schieberegister-Befehlen sind auf Seite 7-35 beschrieben.
7-28
Q0
CPU-Typ
Letztes Bit
Nr. der
Bits
Q1
Q2
Q3
Rücksetzen
I0
Daten
I2
Impuls
I1
Nr. der Bits: 7
M
S
FC5A B
ICRO
MART
Kompakte
Schmale CPU
CPU
R0 bis R127
R0 bis R255
1 bis 128
1 bis 256
FC9Y-B1271
ENUTZERHANDBUCH
Programmliste
Befehl
Daten
LOD
I0
LOD
I1
LOD
I2
SFRN
R20
7
OUT
Q0
LOD
R21
OUT
Q1
LOD
R23
OUT
Q2
LOD
R25
OUT
Q3

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis