Herunterladen Inhalt Inhalt Diese Seite drucken

Abschliessen Des Tests; Polgleichlaufüberwachung Ccpdsc; Verifizieren Der Einstellungen - ABB REG670 2.0 IEC Handbuch

Inhaltsverzeichnis

Werbung

1MRK 502 053-UDE -
12.5.8.9
12.5.9
12.5.9.1
Generatorschutz REG670 2.0 IEC
Inbetriebnahme-Handbuch
Funktionsprüfung über Sekundäreinspeisung durchführen
7.
Trennung des/der Signals/e LS geschlossen deutlich vor der eingestellten
Mitnahmeauslösezeit t2 veranlassen. Damit wird eine korrekte Auslösung des
LS simuliert.
8.
Verifizieren Sie, dass keine Mitnahmeauslösung bewirkt wird. Zu einer
Auslösewiederholung kann es beispielsweise kommen, wenn
"Auslösewiederholung ohne Stromprüfung" ausgewählt worden ist.
9.
Eingespeisten AC und START-Eingangssignale trennen.

Abschliessen des Tests

Prüfen Sie eine weitere Funktion oder beenden Sie den Test, indem Sie die Einstellung
Testmodus auf Aus ändern. Stellen Sie die Verbindungen wieder her und setzen Sie die
Einstellungen wieder auf ihre ursprünglichen Werte zurück, sofern diese für die
Prüfungen verändert wurden.
Polgleichlaufüberwachung CCPDSC
Bereiten Sie das Gerät für die Überprüfung der Einstellungen aus Kapitel
"Vorbereitung des Geräts zur Verifizierung der Einstellungen"

Verifizieren der Einstellungen

1.
Externe Erkennungslogik, Kontaktfunktion Auswahl = ContSel Einstellung
gleicht CCPDSC Signal vom LS. Den Binäreingang EXTPDIND aktivieren und
die Auslösezeit von CCPDSC messen.
Nutzen Sie zum Anhalten des Zeitglieds das Signal TRIP vom konfigurierten
Binärausgang.
2.
Die gemessene Zeit mit dem eingestellten Wert tTrip vergleichen.
3.
Setzen Sie den Eingang EXTPDIND zurück.
4.
Aktivieren Sie den Binäreingang BLKDBYAR.
Dieser Test sollte zusammen mit der Wiedereinschaltautomatik Autorecloser
SMBRREC durchgeführt werden.
5.
Aktivieren Sie den Binäreingang EXTPDIND.
Es darf kein Signal TRIP auftreten.
6.
Setzen Sie die beiden Binäreingänge BLKDBYAR und EXTPDIND zurück.
7.
Aktivieren Sie den Binäreingang BLOCK.
8.
Aktivieren Sie den Binäreingang EXTPDIND.
Es darf KEIN Signal TRIP auftreten.
9.
Setzen Sie die beiden Binäreingänge BLOCK und EXTPDIND zurück.
10. Wenn die interne Erkennungslogik-Kontaktfunktion Auswahl = ContSel, dann
gleicht die Einstellung der Polstellung der Hilfskontakte. Setzen Sie die
Eingänge POLE1OPN...POLE3CL in einen Zustand, in dem die
Polgleichlauflogik aktiviert wird und Schritt 2 bis
11. Unsymmetrische Stromerkennung mit LS-Überwachung: Stellen Sie den
gemessenen Strom in einem Leiter auf 110 % des Stromfreigabepegels ein.
Abschnitt 12
vor.
6
wiederholt.
167

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis