Herunterladen Inhalt Inhalt Diese Seite drucken

orbit controls OCM133C-i Betriebsanleitung Seite 125

Inhaltsverzeichnis

Werbung

OCM-133C Power Calibrator
STB Status Byte Register
STB ist das Hauptregister in welchem die Informationen von restlichen Registern
konzentriert sind. Es beinhaltet auch die Angaben von der Ausgangsfront. Der Wert vom
STB-Register wird nach Einschalten vom Kalibrator oder mit *CLS auf Null gesetzt, mit
Ausnahme vom Bit MAV, welche gesetzt bleibt wenn die Ausgangsfront nicht leer ist.
Den STB-Wert kann mit serieller Meldung oder mit Abfrage *STB? abgefragt werden. .
Bedeutung der einzelnen Bits im Status Byte Register :
OSS Operation Summary Status, Bit 7. SCPI-defined. Der OSS-Bit wird 1 gesetzt wenn
die Daten im OSR (Operation Status Register) einen oder mehrere freigegebene
wahre Bits beinhalten.
RQS Request Service, Bit 6. Der Bit wird als Teil des Statusbytes bei serieller Meldung
gelesen. Nach dem Auslesen wird auf Null gesetzt.
MSS Master Summary Status, Bit 6. Der MSS Bit wird 1 gesetzt wenn ESB oder MAV
1 sind und in SRE freigegeben. Dieser Bit kann mit *STB? ausgelesen werden.
Sei Wert ist von STB und SRE Status abgeleitet.
ESB Event Summary Bit, Bit 5. Sein Wert ist von STB und SRE Status abgeleitet.
Dieser Bit wird 1 gesetzt wenn einer oder mehrere freigegebene ESR Bits 1 sind.
MAV Message Available, Bit 4. Der Bit wird gesetzt wenn die Ausgangsfront der
IEEE488 mindestens ein Zeichen beinhaltet. Der Kalibrator hat die Antwort auf
Abfrage bereit..
QSS Questionable Summary Status, Bit 3. SCPI-defined. Der QSS-Bit wird 1 gesetzt
wenn die Daten im QSR (Questionable Status Register) einen oder mehrere
freigegebene wahre Bits beinhalten.
SRE Service Request Enable Register
Das Service Request Enable Register unterdrückt oder macht frei die entsprechenden
STB-Bits. Der Wert
MSS-Bits. Setzen eines nicht maskierten STB-Bits resultiert in Setzen MSS-Bits auf 1.
SRE-Bit wird nicht beeinflusst und sein Wert ist 0. Den Wert vom SRE-Register kann mit
Befehl *SRE gefolgt mit Wert der Registermaske (0-191) gesetzt werden. Das Register
kann mit *SRE? Gelesen werden. Nach dem Einschalten des Kalibrators wird das
Register automatisch auf Null gesetzt. Der Befehl *CLS setzt das Register nicht auf Null.
ESR Event Status Register
Jeder Bit vom Event Status Register entspricht einem Ereignis. Der Bit wird gesetzt wenn
das Ereignis wechselt und bleibt gesetzt wenn das Ereignis abgelaufen ist. Das ESR
wird auf Null gesetzt wenn die Versorgung eingeschaltet ist (Ausnahme Bit PON ist
gesetzt), wenn mit *ESR? gelesen oder wenn mit *CLS gelöscht wird.
125
"0" vom SRE-Bit unterdrückt den Einfluss des entsprechenden
ORBIT CONTROLS AG
Owner's Manual

Werbung

Inhaltsverzeichnis
loading

Diese Anleitung auch für:

Ocm133c

Inhaltsverzeichnis