Pin Name
Pin Nr.
1/0
Signal Name
Beschreibung
Do-D7
19,20, 1
1/0
ZSO- CPU- Datenbus
BidirektionalerTristate ZSO CPU Bus
40,39,38
Daten- und Befehlsübertragung zwischen Z80 CPU und PIO wird
3,2
über diesen Bus ausgeführt. Do ist die niederwertige Ziller.
B/Ä
6
1
Port B oder A Auswahl
Port Select Signal
In
Abhängi~keit
vom Pegel des
Si~als
wird der Port ausgewählt,
durch die die Daten oder Befehlsü
rtragung zwischen der CPU
und der P/O laufen soll.
H:
Port B
L:
PortA
C/D
5
1
Control- oder Datenauswahl
Control/Data Select Signal
In Abhän8igkeit vom Pegel des Signals wird der Port als Steuiirport
oder als atenport angewählt je nach Bezeichnung durch BI A:
B/A
C/D
angewählt
L
L
Port A für Daten
L
H
Port A für Steuerung
H
L
Port B für Daten
H
H
Port B für Steuerung
CE
4
1
Chip Enable
Chip Enable Signal
Ein niedriger Pegel schaltet die PIO ein. Normalerweise mit dem 1/0
Adressendekoder verbunden.
0
25
1
System Uhr
S~stem
Clock
C LI-Takt
0
wird üblicherweiser genutzt.
M1
37
1
Machine Cycle One
Verbindungen zum CPU-M1 Signal (aktiv auf
niedrigem
Pegel). Die
(Maschinenzyklus eins)
PIO erreicht die
~nchronisation
mit der CPU
lnterru~tsteuerlogik
durch M1. Die PI
macht RESET M1 auf
niedri~em
e~I
für
mindestens zwei Taktzyklen geht, nachdem 10 Q und D auf
hohen Pegel gegangen sind.
IORQ
36
1
Input Output Abfrage
Verbindungen zum IORQ-Signal (aktiv auf niedrigem Pegel). Dies
Signal ermöglicht eine Datenübertra8ung zwischen CPU und PIO in
Verbindung mit B/A, C/D, CE und R . Befinden sich CE, RD und
IORQ auf niedrigem Pe8el, werden Daten vom durch B/A
a~ewählten
Port zur PU
übertragen.
Sind CE und IORQ auf
ni
rigem Pegel, werden Daten oder Befehle über den durch BIA
ausgewählten Port
geschrieben.
RD
35
1
Read
Verbunden mit CPU AD-Signal
~ktiv
auf niedrigem
Pegel).
Dies
(Lesen)
Sipnal steuert die Richtung der
atenübertr~ung
zwischen der
C U und PIO in Verbindung mit BIA, C/D, C und IORQ.
IEI
24
1
Interrupt Enable In
lnterrug Daisy Chain Signal
Die PI
rea~iert
auf den INTA Zyklus der CPU nur, wenn dies Signa
hohen "Pege eingenommen hat.
IEO
0
Interrupt Enable Out
Interrupt Daisy Chain Signal
22
Dies Signal nimmt nur dänn hohen Pegel an, wenn IEI nicht hoch ist
und die PIO eine
lnterru~tanforderung
erhält. Es wechselt auf
niedrigen Pegel, wenn 1 1 auf niedrigem Pegel ist oder die PIO eine
lnterruptanforderung erhält.
29