Herunterladen Diese Seite drucken

AOpen AX6BC Handbuch Seite 138

Motherboard
Vorschau ausblenden Andere Handbücher für AX6BC:

Werbung

A
X
6
B
C
A
X
6
B
C
B
u
s
m
a
s
t
e
r
I
D
B
u
s
m
a
s
t
e
r
I
D
Traditionelles PIO (Programmable I/O) IDE verlangt, daß die CPU an allen Aktivitäten des
IDE-Zugriffs teilnimmt, einschließlich des Wartens auf mechanische Ereignisse. Zur Reduktion der
Arbeitslast der CPU überträgt das Busmaster IDE-Gerät Daten vom/zum Speicher, ohne die CPU
zu unterbrechen und stellt die CPU für kontinuierlichen Betrieb frei, während Daten zwischen
Speicher und IDE-Gerät übertragen werden. Sie brauchen Busmaster IDE-Treiber und eine
Busmaster IDE-Festplatte, um den Busmaster IDE-Modus zu unterstützen.
D
I
M
M
(
D
u
a
l
I
D
I
M
M
(
D
u
a
l
I
Der DIMM-Steckplatz hat insgesamt 168 Pole und unterstützt 64-Bit-Daten. Er kann einzel- oder
doppelseitig sein; die „Goldfinger"-Signale zu jeder Seite des PCB sind unterschiedlich, daher wird
dies „Dual In Line" genannt. Fast alle DIMMs bestehen aus SDRAM, welches bei 3.3V läuft.
Beachten Sie, daß einige alte DIMMs aus FPM/EDO-Modulen bestehen und nur bei 5V laufen.
Verwechseln Sie sie nicht mit SDRAM DIMM..
E
C
C
(
E
r
r
o
r
C
E
C
C
(
E
r
r
o
r
C
Der ECC Modus benötigt 8 ECC Bits für 64-Bit Daten. Bei jedem Zugriff auf den Speicher werden
ECC-Bits aktualisiert und von einem speziellen Algorithmus geprüft. Der ECC-Algorithmus ist in der
Lage, Doppelbitfehler zu erkennen und Einzelbitfehler automatisch zu richten, während der
Paritätsmodus nur Einzelbitfehler erkennen kann.
E
(
D
M
A
M
o
d
u
E
(
D
M
A
M
o
d
u
n
L
i
n
e
M
e
m
o
r
y
n
L
i
n
e
M
e
m
o
r
y
h
e
c
k
i
n
g
a
n
d
C
h
e
c
k
i
n
g
a
n
d
C
O
O
s
)
s
)
M
o
d
u
l
e
)
M
o
d
u
l
e
)
o
r
r
e
c
t
i
o
n
)
o
r
r
e
c
t
i
o
n
)
138
n
l
i
n
e
-
H
a
n
d
b
n
l
i
n
e
-
H
a
n
d
b
u
c
h
u
c
h
A
Open

Werbung

loading