Herunterladen Inhalt Inhalt Diese Seite drucken

Lvds Interface - Photon Focus MV-D1024-28 Bedienungsanleitung

Inhaltsverzeichnis

Werbung

MV-D1024-28 Bedienungsanleitung
3.2

LVDS Interface

Für die Realisierung des LVDS (RS644) Interfaces wurde das 60 polige Low Force Helix
(LFH60) Stecksystem von Molex verwendet. Dieses sehr kompakte Stecksystem besitzt
die Eigenschaft, dass die Steckkraft zu Beginn des Steckvorgangs sehr gering ist und bei
Einschub des Steckers in die Buchse stetig erhöht wird. Die Kontaktsicherheit ist durch
die
zwei
Kontaktpunkte
pro
Steckkontakt
wesentlich
höher
als
bei
anderen
konventionellen Kontaktsystemen. Das LVDS Interface von Photonfocus vereint Daten-
und Steuersignale und die Stromversorgung auf einer Buchse. Dies hat für den Benutzer
den Vorteil, dass nur ein Kabel zwischen Kamera und Framegrabber benötigt wird. Die
Zählweise der Kontakte des LFH60 Stecksystems wurde von Photonfocus
gegenüber dem Hersteller Molex verändert. In beiden Zählweisen ist nur die Position
der Kontakte 1 identisch. Im Gegensatz zu Molex, die die Kontakte mäanderförmig
zählen, beginnt Photonfocus in jeder Kontaktreihe erneut mit der Zählung. Die Definition
von Photonfocus verdeutlichen die Tabelle 8 und die Abbildung 3.
Tabelle 7 und Abbildung 3 zeigen die Zuordnung der Pins des LVDS Interfaces der
Photonfocus Kameraserien. Im Interface sind 16 Datensignale, 8 Handshakesignale zur
Ansteuerung der Kamera aus dem Framegrabber, ein RS232 Interface zur Steuerung der
Kamera sowie die Spannungsversorgung definiert. Die 16 Datensignale können je nach
Kameratyp unterschiedliche Verwendung finden. Bei der MV-D1024-28LV-10 werden nur
die unteren 10 Bit (DATA0 ... DATA9) verwendet. Im 8 Bit Modus der Kamera werden die
beiden oberen Bits (DATA 9 und DATA 8) kameraintern auf LOW Pegel gelegt und damit
deaktiviert. Die 8 Handshakeleitungen sind auf 4 Eingangssignale und 4 Ausgangssignale
verteilt.
Als
Eingangssignale
wurde
der
externe
Trigger
EXSYNC,
die
externe
Belichtungssteuerung EXPOSURE, der externe Arbeitstakt für den Slavemode (master
clock) MCLK sowie ein externes Kamerakontrollsignal CONTROL implementiert. Die
Kameraausgangssignale FRAME_VALID (gültige Bildinformationen), LINE_VALID (gültige
Zeileninformationen) und PIXEL_CLK (Pixeltakt) sind in Anlehnung an das AIA Interface
[AIA] definiert. Ein High Pegel von FRAME_VALID zeigt eine aktive Bildübertragung an.
Ein High Pegel von LINE_VALID signalisiert eine aktive Zeile. Die digitalen Daten der
einzelnen Pixel (Bildpunkte) werden mit der steigenden Flanke des PIXEL_CLK
ausgegeben. Zusätzlich zu diesen Signalen wurde das Signal SHUTTER definiert, dass
während der Integrationsphase des Sensors High Pegel besitzt. Mit diesem Signal lassen
sich externe Lichtquellen wie z.B. ein Blitzlicht synchronisieren (siehe Kapitel Timing
Diagramme).
REV: 1.4
Seite 10/64

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis