Herunterladen Inhalt Inhalt Diese Seite drucken

Pif-Bus Signale - taskit 386EX-LCD Handbuch

Panel-pc
Inhaltsverzeichnis

Werbung

386EX-LCD-PANEL-PC

5.3. PIF-Bus Signale

Signal
Pin-Nr.
D0 ... D7
11 ... 18
/CS0 ... /CS3
7, 22, 23, 24 O
A0 ... A3
8, 9, 20, 21
/RD
6
/WR
5
/RESET
10
/INT
25
READY
19
VCC
3
VEE
4
GND
1, 2, 26
I/O aktiv
Beschreibung
I/O high
Datenleitungen
low
Chip-Select. Bei jedem Bus-Zyklus ist jeweils genau ein Chip-
Select aktiv
O
high
Adreßleitungen
O
low
Read-Signal. Ist bei jedem Lese-Zugriff aktiv.
O
low
Write-Signal. Ist bei jedem Schreib-Zugriff aktiv.
O
low
Reset-Signal. Dies ist das gepufferte Ausgangssignal des
Reset-Generators MAX690 des Panel-PC (siehe dort)
I
low
Interrupt-Request. Auf dem Panel-PC wird dieses Signal
invertiert an den IRQ5 geführt. Es besitzt einen 10kOhm Pull-
Up Widerstand.
I
high
Ready: dient zur Verlängerung von PIF-Bus-Zyklen durch
Peripherie-Einheiten (low = not ready). Der Bus-Zyklus wird von
der CPU erst beendet, wenn das Ready-Signal wieder high ist.
5V-Versorgungsspannung
reserviert
Masse (negativer Anschluß der Versorgungsspannung)
- 18 -
PIF-Bus

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis