Herunterladen Diese Seite drucken

Phytec phyCORE-P8xC591 Bedienungsanleitung Seite 34

Werbung

phyCORE-P8xC591
Hierbei sind /CS1 bis /CS3 die frei verfügbaren
Chip-Select Signale, das Signal /CS-REG ist lediglich
ein dekoderinternes Signal, welches für den Zugriff
auf die internen Register benötigt wird. Dieses Signal
steht Ihnen als Kunde nicht zur Verfügung, der
Anschluß jeglicher Peripherie im Gültigkeitsbereich
von /CS-REG sollte unter allen Umständen unter-
bleiben, um eine korrekte Funktion der FlashTools
on-board-Programmierung des Flashes zu gewähr-
leisten. Die internen Register belegen momentan
lediglich
FC00H-FC03H, der Rest des /CS-REG-Blockes bleibt
ungenutzt und ist für künftige Erweiterungen reser-
viert.
RAM-SW:
Mittels dieses Bits können die 32 kByte Speicher-
bereiche des Speicherbausteins RAM-Block 0 und
RAM-Block 1 - 3 ausgetauscht werden. Nach einem
Hardware-Reset (RAM-SW = 0) ist der Block 0 im
Bereich von 0000H bis 7FFFH und einer der Blöcke
1 - 3 im Bereich von 8000H bis FFFFH adressierbar,
nach Setzen des Bits RAM-SW belegt der Block 0 den
Bereich von 8000H-FFFFH und der Block 1 den
Bereich von 0000H-7FFFH. Im jeweils eingestellten
I/O-Bereich existiert kein Zugriff auf die Speicher-
bausteine.
1
:
Software-Werkzeug zur on-board Flash-Programmierung, ist bereits bei Auslieferung in das
Flash vorprogrammiert.
26
die
Adressen
© PHYTEC Meßtechnik GmbH 2001
7C00H-7C03H
L-470d_4
zur
1
bzw.

Werbung

loading