Herunterladen Inhalt Inhalt Diese Seite drucken

Fehler- Und Ausgabewarteschlangen - Keysight Technologies N6950A Bedienungs Und Servicehandbuch

N6900/n7900 series
Inhaltsverzeichnis

Werbung

Status-Tutorial
4
Message Availa-
ble
5
Event Status
Summary
6
Master Status
Summary
7
Operation Status
Summary
Übersicht Master Status und zu den Bits für die Bedienungsanforderung
MSS ist eine Echtzeitzusammenfassung ("unlatched") aller Statusbyte-Registerbits, die vom Register für die Akti-
vierung der Bedienungsanforderung aktiviert werden. MSS wird festgelegt, wann immer das Gerät einen oder mehrere
Gründe für die Bedienungsanforderung hat. *STB? liest das MSS in Bitposition 6 der Antwort, löscht jedoch keines der
Bits im Register Status Byte.
Das RQS Bit ist eine selbsthaltende („latched") Version des MSS-Bits. Bei jeder Bedienungsanforderung des Geräts
setzt es die SRQ-Unterbrechungsleitung auf wahr und nimmt RQS selbsterhaltend in Bit 6 des Statusbyteregisters auf.
Wenn der Controller eine serielle Abfrage vornimmt, wird RQS innerhalb des Registers gelöscht und in Position 6 der
Antwort zurückgegeben. Die verbleibenden Bits des Registers Status Byte bleiben unberührt.

Fehler- und Ausgabewarteschlangen

Die Fehlerwarteschlange ist ein First-in, First-out (FIFO) Datenregister, in dem numerische und Textbeschreibungen
zu einem Fehler oder Ereignis gespeichert werden. Fehlermeldungen werden gespeichert, bis sie mit
gelesen werden Wenn die Warteschlange überläuft, wird der letzte Fehler/Ereignis in der Warteschlange mit Fehler -
350, "Queue overflow„, ersetzt.
Die Ausgabewarteschlange ist ein First-in, First-out (FIFO) Datenregister, in dem Instrument-zu-Controller Meldungen
gespeichert sind, bis sie vom Controller gelesen werden. Wann immer die Warteschlange Nachrichten enthält, wird von
ihr das MAV-Bit (4) des Statusbyteregisters gesetzt.
280
16
Im Ausgangspuffer stehen Daten bereit.
32
Ein oder mehrere Bits werden im Standard-Event-Regis-
ter gesetzt. Bits müssen aktiviert sein, siehe *ESE.
64
Ein oder mehrere Bits werden im Standard-Event-Regis-
ter gesetzt und können eine Bedienungsanforderung
erzeugen. Bits müssen aktiviert sein, siehe *SRE.
128
Ein oder mehrere Bits wurden im Operation Status
Register gesetzt. Bits müssen aktiviert sein, siehe
STATus:OPERation:ENABle.
Bedienungs- und Servicehandbuch Keysight N6900/N7900 Series
SYSTem:ERRor?

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis