J543 TARGET188EB
LK5. NMI-Quellenwahl
LK5
Funktion
+A
Schnittstellenanschluß SIFI (SourceVIEW)
B
STEbus TFRERR*
LK6. INT1-Quellenwahl
LK6
Funktion
+A
PC/104 IRQ4
B
STEbus ATNRQ1*
LK7. SRAM-Batteriepufferung von PL4
LK7
Funktion
+auslassen
STEbus wird verwendet - VSTBY von PL1
einsetzen
STEbus wird nicht verwendet - VSTBY von PL4 Stift 1
LK8. ROM1 Schreiben freigegeben
LK8
Funktion
+A
Schreiben zu ROM1 freigegeben
B
Schreiben zu ROM1 gesperrt
LK9. ROM0 Schreiben freigegeben
LK9
Funktion
+A
Schreiben zu ROM0 freigegeben
B
Schreiben zu ROM0 gesperrt
LK10. ROM-Größenwahl (ROM0 & ROM1) - vgl. auch LK11 & LK12
LK10
Funktion
A
256k EPROMs eingebaut
B
128k EPROMs eingebaut
C
64k EPROMs eingebaut
D
32k EPROMs eingebaut
LK11. ROM0-Größenwahl - vgl. auch LK10 & LK12
LK11
EPROM-Größe
32K
64K
128K
256K
Hinweis: Für einen zusammenhängenden ROM-Adreßbereich müssen beide EPROMs
dieselbe Größe haben.
1A
1B
auslassen
einsetzen
einsetzen
auslassen
einsetzen
auslassen
einsetzen
auslassen
2A
2B
X
X
X
X
auslassen
einsetzen
einsetzen
auslassen
2192-09684-000-000
Page 9