6.8
Interlocksignal
Das Interlocksignal sollte durch alle HV-führenden Steckverbindungen eines HV-Systems geführt werden. Vom
BDC546 kann das Signal über Pin 19 des Steuersteckers ausgewertet werden. Als zulässig erachtet die
Komponente dabei ein Rechtecksignal mit einer Frequenz von 86Hz ≤ f ≤ 90Hz. Der Bereich des gültigen Duty
Cycle liegt zwischen 48% und 52%. Das Signal ist aus AUX/Klemme30 (logisches „HIGH") und GND/Klemme31
(logisches „LOW") zu generieren. Ein ungültiger Signalverlauf wird als Fehlerzustand interpretiert, ein etwaiger
Betrieb der Komponente wird durch Ausschalten der Leistungsstufen unterbunden. Diese Funktion kann, falls nicht
erforderlich, auch deaktiviert werden.
Technische Informationen
und Inbetriebnahme
BDC546
29