Herunterladen Inhalt Inhalt Diese Seite drucken

Asus P5B-V Handbuch Seite 87

Inhaltsverzeichnis

Werbung

North Bridge-Konfiguration
North Bridge chipset Confi guration
Memory Remap Feature
Confi gure DRAM Timing by SPD
Initiate Graphics Adapter
Internal Graphics Mode select
PEG Port Confi guration
PEG Link Mode
Memory Remap Feature [Disabled]
Hier können Sie die Wiederzuordnung des den Gesamtarbeitsspeicher
überlappenden PCI-Speichers aktivieren/deaktivieren.
Konfi gurationsoptionen: [Disabled] [Enabled]
Confi gure DRAM Timing by SPD [Enabled]
Die DRAM-Frequenzparameter werden nach dem DRAM SPD (Serial Presence
Detect) eingestellt, wenn das Element aktiviert ist. Sie können die DRAM-
Frequenzparameter manuell über die DRAM-Unterelemente einstellen, wenn das
Element deaktiviert ist. Die folgenden Unterelemente erscheinen, wenn dieses
Element deaktiviert ist. Konfi gurationsoptionen: [Enabled] [Disabled]
DRAM CAS# Latency [5]
Dieser Parameter steuert die Latenz zwischen dem SDRAM-Lesebefehl und der
Zeit, zu der die Daten verfügbar werden. Konfi gurationsoptionen: [3] [4] [5] [6]
DRAM RAS# to CAS# Delay [6 DRAM Clocks]
Dieser Parameter steuert die Latenz zwischen dem aktiven DDR-SDRAM-Befehl
und dem Lese/Schreibbefehl. Konfi gurationsoptionen: [2 DRAM Clocks] [3
DRAM Clocks] [4 DRAM Clocks] [5 DRAM Clocks] [6 DRAM Clocks]
DRAM Write Recovery Time [6 DRAM Clocks]
Konfi gurationsoptionen: [2 DRAM Clocks] [3 DRAM Clocks] [4 DRAM Clocks]
[5 DRAM Clocks] [6 DRAM Clocks]
DRAM TRFC [30 DRAM Clocks]
Konfi gurationsoptionen: [20 DRAM Clocks] [25 DRAM Clocks] [30 DRAM
Clocks] [35 DRAM Clocks] [42 DRAM Clocks]
DRAM RAS# Precharge [6 DRAM Clocks]
Dieser Parameter steuert die Leerlauftakte nach Herausgeben eines Precharge-
Befehls an das DDR-SDRAM. Konfi gurationsoptionen: [2 DRAM Clocks] [3
DRAM Clocks] [4 DRAM Clocks] [5 DRAM Clocks] [6 DRAM Clocks]
ASUS P5B-V
[Disabled]
[Enabled]
[PEG/PCI]
[Enabled]
[Auto]
4-23

Quicklinks ausblenden:

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis