Herunterladen Inhalt Inhalt Diese Seite drucken

Grundig GDR 5550 HDD Betriebsanleitung Seite 23

Inhaltsverzeichnis

Werbung

Hauptplatte – Prozessor
Main Board – Processor
U1
DMN8652
R18 1
22
A O_0
G24
A O_D0
A O_D0
R18 2
22
A O_1
G23
A O_D1
A O_D1
R18 3
22
A O_2
F26
A O_D2
A O_D2
R18 4
22
A O_3
G25
A O_D3
A O_D3
R18 5
22
E5_ A O_SCLK
F24
A O_SCLK
A O_SCLK
R18 6
22
E5_ A O_L RCK
E25
A O_FSY NC
A O_FSY NC
F25
A O2_ D0*
(/RST_VI)
E5_ GPIOx31
E23
A 2_ SCLK*
E5_ GPIOx34
D25
(MUTE)
A 2_ FSY NC*
A O_IEC958
R18 7
22
E5_ A O_IEC958
A 23
A O_IEC958
E5_ GPIOx33
B25
(Reserve)
A O_MCLKI
A O_MCLKO
R18 8
22
E5_ A O_MCLKO
A 25
A O_MCLKO
GND
A I_D0
D26
A I_D0
E5_ GPIO6
(Input only)
E24
(NC)
A I_D1
C145
E5_ GPIO7
(Input only)
E26
(VI_AVID)
A I2_ D*
15P
A I_SCLK
R19 0
22
E5_ A I_SCLK
D24
A I_SCLK
A I_FSY NC
R19 1
22
E5_ A I_FSY NC
C26
A I_FSY NC
E5_ GPIOx32
(To HDMI_INT)
B24
A I_MCLKI
Y3
A I_MCLKO
R19 2
22
E5_ A I_MCLKO
A 24
A I_MCLKO
CLK_E5_ CLKI
13.5 MHZ
A1
CLKI
CLK_E5_ CLKX
A2
CLKX
(/RST_PHY)
E5_ GPIOx35
H1
E5_ GPIOx35
CLKO
C163
H4
GND
BY PA SS_PLL
15P
D9
EPD_L*
C9
RSTO*
GND
E5_ TCK
B8
TCK
E5_ TDI
A9
TDI
E5_ TDO
B7
TDO
E5_ TMS
D8
TMS
E5_ TRST_L
C7
TRST_L
V I_D[9..0]
V I_D0
C19
V I_D0
V I_D1
B19
V I_D1
V I_D2
B23
V I_D2
V I_D3
B22
V I_D3
V I_D4
A 22
V I_D4
V I_D5
B21
V I_D5
V I_D6
C25
V I_D6
V I_D7
B26
V I_D7
V I_D8
C24
V I_D8
V I_D9
A 26
V I_D9
V 33
R34 5
22
B20
V I_E0
V I_V SY NC
A 21
V I_V SY NC
V I_V SY NC0
V I_CLK0
A 17
V I_CLK0
V I_CLK0
A 18
V I_CLK1*
(POWER DOWN LOADER)
E5_ GPIOx45
C20
V I_V SY NC1*
E5_ GPIOx29
A 20
/RST_SiI9190
V I_E1
GND
B16
V IO_D0*
C16
V IO_D1*
D16
V IO_D2*
B17
V IO_D3*
C17
V IO_D4*
D17
V IO_D5*
B18
V IO_D6*
C18
V IO_D7*
A 19
V IO_D8*
D18
V IO_D9*
A 10
V O_D0
B10
V O_D1
B11
V O_D2
A 11
V O_D3
C11
V O_D4
C12
V O_D5
B12
V O_D6
A 12
V O_D7
B13
V O_D8*
A 13
V O_D9*
C13
V O_D10*
C14
V O_D11*
B14
V O_D12*
A 14
V O_D13*
A 15
V O_D14*
C15
V O_D15*
V 33
R47 5
4.7K
V OE
B15
V O_E*
C10
V O_A CTIV E*
B9
V O_HSY NC*
C8
V O_V SY NC*
A 16
V O_CLK
CV BS_Out
A3
DA C1
Y _Out
A4
DA C2
C_Out
A5
DA C3
Y /G_Out
A6
DA C4
Pb/B_Out
A7
DA C5
Pr/R_Out
A8
DA C6
D7
V 18_ E5_ DA C_DV DD
DA C_Dvdd (1.8 v)
C6
DA C_V dd0 (3.3 v)
C187
C188
D6
DA C_V dd1 (3.3 v)
0.01 UF
B6
DA C_Dvss
0.1 UF
B5
DA C1bar
B4
DA C0bar
GND
D18
IN4148
V 33_ E5_ DA C_AV DD
V 33_ E5_ USB
C189
C190
C191
+
CA 37
D19
100 UF/10V
0.1 UF
0.1 UF
0.01 UF
IN4148
GND
V O_GND
SKT-U3
SKT-BGA 388
GPIOx[31]
GPIOx[34]
CONTROL
ADDR
GPIOx[33]
CS[9]-
GPIO[6]
SDRAM I/F
GPIO[7]
GPIOx[32]
CS[8]-
3.3v only
GPIOx[35]
DACO
JTAG
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26
A
B
C
D
E
F
G
PEC
H
J
GPIOx[45]
K
GPIOx[29]
L
2n d
24-bit
20-bit
2nd
vin
vout
vin
vout
M
VI_D0
VI_D10
VI_D1
VI_D11
N
VI_D2
VO_D16
VI_D12
VO_D0
Video In
NTSC/PAL Decoder
VI_D3
VO_D17
VI_D13
VO_D1
P
VI_D4
VO_D18
VI_D14
VO_D2
R
VI_D5
VO_D19
VI_D15
VO_D3
VI_D6
VO_D20
VI_D16
VO_D4
T
Audio In
VI_D7
VO_D21
VI_D17
VO_D5
VI_D8
VO_D22
VI_D18
VO_D6
U
VI_D9
VO_D23
VI_D19
VO_D7
V
IEEE1394
GPIOx[0]
W
GPIOx[1]
Y
GPIOx[2]
GPIOx[3]
AA
GPIOx[4]
GPIOx[5]
AB
DVD-Record Drive
GPIOx[6]
GPIOx[7]
AC
GPIOx[8]
GPIOx[9]
AD
GPIOx[10]
AE
GPIOx[11]
GPIOx[12]
AF
GPIOx[13]
GPIOx[14]
GPIOx[15]
GPIOx[30]
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26
VDENC
USB
1394
SEL
0
1
2
CPST
Y
-
Y CPST
-
PADS
C CPST
-
POWER
G/ Y
Y
-
3.3 V
B/P b
C CPST
3.3V
GND
R/P r
C CPST
+ C192
C193
10 UF/6V /A
0.1 UF
GND
E5_ SDRA M_DQ[31..0]
DATA
TOP V IEW
E5.1 -BGA -388 -A
RF Tuner
Audio DACs
Audio ADC
HDD
1394 PHY
ROM/Flash
SDRAM
VFD with Front Panel Controller
POWER
SDRAM
CORE
PL L
PLL
SDR
3.3V
1.8 V
DDR
2.5 V
5V
3.3V
E5_ V PAD
E5_ V CORE
C146
E5_ AV DD
0.1 UF
GND
E5_ SPI_CS2
R54 9
10K
E5_ GPIO0
R14 8
10K
E5_ GPIO1
R14 9
10K
E5_ GPIO2
R17 8
10K
V 33
E5_ GPIOx35
R17 9
10K
E5_ GPIO4
R18 0
10K
E5_ GPIO5
R36 5
10K
SLAVE
MASTER
RST-
MCONFIG
CS-
RD-
LDS-
DMAREQ
UDS-
HINT-
A0
A1
A2
PCMCIA_IOW-
PCMCIA_IOR-
RD
WR-
WAIT-
SPI
UART1
UART2
IDC
IR
DTACK-
D31
D30
SIO
D29
D28
D27
D26
D25
D24
D23
D22
D21
D20
D19
D18
D17
D16
D15
MA[21]
A
D14
MA[20]
D13
MA[19]
B
D12
MA[18]
D11
MA[17]
C
D10
MA[16]
D
D9
MA[15]
D8
MA[14]
E
D7
MA[13]
D6
MA[12]
F
D5
MA[11]
D4
MA[10]
G
D3
MA[9]
D2
MA[8]
H
D1
MA[7]
J
D0
MA[6]
K
IEC958
SBP_FRAME
L
SBP_ACK
SBP_RD
M
Audio Out
SBP_REQ
SBP_CLK
N
GPIOx[23]
SBP_D[7]
A TA PI_DA TA 15
Video Out
P
GPIOx[22]
SBP_D[6]
A TA PI_DA TA 14
GPIOx[21]
SBP_D[5]
A TA PI_DA TA 13
R
GPIOx[20]
SBP_D[4]
A TA PI_DA TA 12
USB
GPIOx[19]
SBP_D[3]
T
A TA PI_DA TA 11
GPIOx[18]
SBP_D[2]
A TA PI_DA TA 10
GPIOx[17]
SBP_D[1]
U
A TA PI_DA TA9
GPIOx[16]
SBP_D[0]
A TA PI_DA TA8
V
W
SD_D[7]
A TA PI_DA TA7
SD_D[6]
A TA PI_DA TA6
Y
SD_D[5]
A TA PI_DA TA5
SD_D[4]
AA
A TA PI_DA TA4
CD_C2PO
SD_D[3]
A TA PI_DA TA3
CD_BCK
SD_D[2]
AB
A TA PI_DA TA2
CD_LRCK
SD_D[1]
A TA PI_DA TA1
CD_DATA
SD_D[0]
AC
A TA PI_DA TA0
A TA PI_RESET_L
AD
SD_SECSTART
A TA PI_DMAA CK_L
SD_ERROR
AE
A TA PI_DMA RQ
SD_CLK
A TA PI_IORDY
SD_ACK
AF
A TA PI_INTRQ
SD_RDREQ
A TA PI_DIOR_L
SD_WRREQ
A TA PI_DIOW _L
A TA PI2_ RESET_L
NOTE:
A TA PI2_ DMAA CK_L
A TA PI2_ DMA RQ
All the singals with * and
A TA PI2_ IORDY
the ATAPI-2 I/F are not
A TA PI2_ INTRQ
available in 308-pin
A TA PI2_ DIOR_L
package
A TA PI2_ DIOW _L
A tap i2A dd r0
GND
A tap i2A dd r1
VREF
A tap i2A dd r2
A tap i2A dd r3
A tap i2A dd r4
A TA PI2_ DA TA 15
A TA PI2_ DA TA 14
DIGITAL
A TA PI2_ DA TA 13
A TA PI2_ DA TA 12
A TA PI2_ DA TA 11
A TA PI2_ DA TA 10
A TA PI2_ DA TA9
A TA PI2_ DA TA8
A TA PI2_ DA TA7
A TA PI2_ DA TA6
A TA PI2_ DA TA5
A TA PI2_ DA TA4
A TA PI2_ DA TA3
A TA PI2_ DA TA2
A TA PI2_ DA TA1
A TA PI2_ DA TA0
E5_ V DDR EF
GND
GND
E5_ SPI_CS3
R55 0
10K
E5_ GPIO6
R17 2
10K
E5_/ DTA CK
R14 2
10K
E5_ GPIO3
R17 3
10K
MCONFIG
R17 4
10K
E5_ GPIOx32
R41 9
10K
V 33
/E5_ CS0
R17 5
10K
E5_ GPIOx34
R47 7
10K
V 33
/E5_ CS1
R17 6
10K
E5_ GPIOx31
R47 8
10K
/E5_ CS2
R17 7
10K
E5_ GPIOx29
R48 0
10K
/WA IT
R14 0
10K
E5_ UA RT2_ TX
1
TX2
E5_ UA RT1_ TX
1
TX1
E5_ UA RT2_ RX
1
RX2
E5_ UA RT1_ RX
1
RX1
A F15
A LE
E5_ A LE
A E18
RST-
/SY S_RST
D10
MCONFIG
MCONFIG
A D12
GND
CS0_8 BIT
A F13
/E5_ OE
OE-
A C17
UWE-
A D8
GPIO0
E5_ GPIO0
(FP D_HOST)
A E14
GPIO1
E5_ GPIO1
(INT_VI)
A E10
GPIO2
E5_ GPIO2
(/ETHER_IRQ)
(/ETHER_IRQ)
A E9
GPIO3
E5_ GPIO3
(Reset Audio and BTSC)
A F9
E5_ GPIO4
GPIO4
E5_ GPIO4
(Ain_Sel1)
A F10
E5_ GPIO5
GPIO5
E5_ GPIO5
(Ain_Sel2)
A F14
/E5_ WEL
/E5_ WEL
LWE-
A C10
/WA IT
WA IT-
A D10
E5_/ DTA CK
DTA CK-
A F5
CS5-
A E5
CS4-
A F19
CS3-
A F18
/E5_ CS2
CS2-
A F17
/E5_ CS1
CS1-
(ETHNET)
A F16
CS0-
/E5_ CS0
(FLASH)
A E6
MA [26]
A C8
MS[25]
A F6
MA [24]
A D7
MA [23]
A E7
E5_ MA 22
MA [22]
A F7
MA [5]
E5_ MA5
A D9
MA [4]
E5_ MA4
A C9
MA [3]
E5_ MA3
A E8
MA [2]
E5_ MA2
A F8
MA [1]
E5_ MA1
HD[15..0]
A D11
HD15
D15
A E12
HD14
D14
A F11
HD13
D13
HD12
A C11
D12
A F12
HD11
D11
A E13
HD10
D10
A E11
HD9
D9
A D14
HD8
D8
A E15
HD7
D7
A D13
HD6
D6
A D16
HD5
D5
A C16
HD4
D4
A E17
HD3
D3
HD2
A D15
D2
A E16
HD1
D1
A D17
HD0
D0
A TA PI1_ A DD[4..0]
Y2
A TA PI1_ A DD0
A tap iA dd r0
W1
A TA PI1_ A DD1
A tap iA dd r1
V3
A TA PI1_ A DD2
A tap iA dd r2
U4
A TA PI1_ A DD3
A tap iA dd r3
P1
A TA PI1_ A DD4
A tap iA dd r4
A TA PI1_ DA TA 15
W4
V2
A TA PI1_ DA TA 14
U2
A TA PI1_ DA TA 13
T2
A TA PI1_ DA TA 12
R3
A TA PI1_ DA TA 11
P2
A TA PI1_ DA TA 10
N1
A TA PI1_ DA TA9
M1
A TA PI1_ DA TA8
A TA PI1_ DA TA [15..0]
A TA PI1_ DA TA7
M2
N2
A TA PI1_ DA TA6
N3
A TA PI1_ DA TA5
P3
A TA PI1_ DA TA4
R2
A TA PI1_ DA TA3
T1
A TA PI1_ DA TA2
U1
A TA PI1_ DA TA1
U3
A TA PI1_ DA TA0
Y1
/RST_A TA PI1
V1
A TA PI1_ DMAA CK_L
V4
A TA PI1_ DMA RQ
R1
A TA PI1_ IORDY
W2
A TA PI1_ INTRQ
W3
A TA PI1_ DIOR_L
T3
A TA PI1_ DIOW _L
A D6
/RST_A TA PI2
A F3
A TA PI2_ DMAA CK_L
A C5
A TA PI2_ DMA RQ
A E4
A TA PI2_ IORDY
A F4
A TA PI2_ INTRQ
A D5
A TA PI2_ DIOR_L
A D4
A TA PI2_ DIOW _L
A TA PI2_ A DD[4..0]
A E2
A TA PI2_ A DD0
A D3
A TA PI2_ A DD1
A C4
A TA PI2_ A DD2
A F2
A TA PI2_ A DD3
A E3
A TA PI2_ A DD4
A TA PI2_ DA TA [15..0]
A TA PI2_ DA TA 15
A F1
A E1
A TA PI2_ DA TA 14
A D2
A TA PI2_ DA TA 13
A C3
A TA PI2_ DA TA 12
A B4
A TA PI2_ DA TA 11
A D1
A TA PI2_ DA TA 10
A C2
A TA PI2_ DA TA9
A B3
A TA PI2_ DA TA8
A C1
A TA PI2_ DA TA7
A B2
A TA PI2_ DA TA6
A TA PI2_ DA TA5
AA3
A B1
A TA PI2_ DA TA4
AA2
A TA PI2_ DA TA3
Y4
A TA PI2_ DA TA2
AA1
A TA PI2_ DA TA1
Y3
A TA PI2_ DA TA0

Werbung

Inhaltsverzeichnis
loading

Diese Anleitung auch für:

Gmk4500

Inhaltsverzeichnis