Herunterladen Inhalt Inhalt Diese Seite drucken

Dell PowerEdge R260 Bedienungsanleitung Seite 38

Vorschau ausblenden Andere Handbücher für PowerEdge R260:
Inhaltsverzeichnis
CPU-Core-Status (C-Status)
In der folgenden Tabelle sind alle CPU-Core-Status aufgeführt.
Tabelle 25. CPU-Core-Status (C-Status) 
Core-Status
C0
C1/C1E
C6
Paket-C-Status
Alle oben genannten C-Status haben auch Paket-C-Status (d. h. PC0, PC1E usw.).
Das Konzept des Paket-C-Status bezieht sich auf den Status aller gemeinsam genutzten Ressourcen im Sockel in Abhängigkeit von
den einzelnen C-Status, welche die Cores eingehen. Wenn alle Cores in einen der obigen Core-C-Status übergehen, werden die Paket-C-
Status vom BIOS aufgerufen.
Speicher-Stromstatus
CKE ist die grundlegende DRAM Energiesparfunktionen. Der CKE-PIN ist eine Eingabe für die DRAMs, die zum Ein- und Ausschalten des
Energiesparmodus verwendet wird.
● Schnelles CKE: Ausschalten: Die einzelnen Ranks können vom Speicher-Controller heruntergefahren werden, wenn innerhalb eines
festgelegten Zeitraums (Timeout) kein Datenverkehr zu diesem Rank geleitet wird. Dieser Zeitraum ist pro Kanal konfigurierbar,
CKE_LL0.cke_idle_timer.
● Opportunistic Self-Refresh: Alle Kanäle können auf Selbstaktualisierung eingestellt werden. Einzelne Kanäle können nicht in den Self-
Refresh-Modus versetzt werden. Die Stromversorgung zum Prozessor-Speicher-Controller wird unterbrochen, aber für die DRAMs
aufrechterhalten.
PCIe-Status
Unterstützt L0-, L1- und L3-Link-Status (L0s, L0p und L2 werden nicht unterstützt).
Tabelle 26. PCIe Link-Status 
Systemzustand
L0
L1
L3
Performance (P-Status)
Während ein Gerät oder Prozessor ausgeführt wird, kann es/er sich in einem von mehreren Stromversorgungszuständen befinden. Diese
Zustände sind implementierungsabhängig. Dabei ist P0 immer der Zustand mit der höchsten Performance, wobei P1 bis Pn Zustände mit
schrittweise abnehmender Performance bis zu einem implementierungsspezifischen Grenzwert von n nicht größer 16 sind.
● P-Status werden bei Intel-Prozessoren auch als „Speed Step" bezeichnet.
● P0 max. Leistung und Frequenz
● P1 weniger als P0, Spannung/Frequenz skaliert
38
Prozessor
Beschreibung
Normaler Betrieb. Code wird ausgeführt.
Niedriger Stromzustand, wenn alle Threads in einem Core eine
HLT- oder MWAIT-Anweisung ausführen.
Ausschalten, Spannung auf 0 V reduziert
Beschreibung
Link an
Niedriger Stromzustand. Active State Power Management (ASPM,
Verwaltung der Stromaufnahme im aktiven Zustand)
Möglichkeit zum Generieren von PME-TO-Meldungen durch
Schreiben auf Bit5 im MISCCTRLSTS-Register
Nur zur internen Verwendung – Vertraulich
Inhaltsverzeichnis
loading

Diese Anleitung auch für:

E104s

Inhaltsverzeichnis