Herunterladen Inhalt Inhalt Diese Seite drucken

EAW P8000 Hardwarehandbuch Seite 79

Inhaltsverzeichnis

Werbung

P8000-Computer
Tabelle 3.3-20 Service-Steckverbinder (Buchsenleiste X13):
Stecker-
! Kurz-
anschluss ! zeichen !
----------!---------!-----------------------------------
A1
!
A2
!
A3
!/CE-RES1 ! Chip-Enable-Reserve 1
A4
!
A5
!
A6
!
A7
!
A8
!
A9
!
A10
!
A11
!
A12
!
A13
!
A14
!
A15
! /CPBAUD ! Baud-Takt (1,229 MHz)
A16
!
A17
!
A18
!
A19
!
A20
!
A21
!
A22
!
A23
!
A24
!
A25
!
A26
!
A27
!
A28
!
A29
!
---------!---------!------------------------------------
B1
!
B2
!
B3
!/CE-RES2 ! Chip-Enable-Reserve 2
B4
!
B5
!
B6
!
B7
!
B8
!
B9
!
B10
!
B11
!
B12
!
B13
!
B14
!
B15
!/CE-RES3 ! Chip-Enable-Reserve 3
B16
!
B17
!
B18
!
! Funktion
GND
! Ground / Masse
GND
! Ground / Masse
D7
! Datenbit 7
D5
! Datenbit 5
D3
! Datenbit 3
D1
! Datenbit 1
/WR
! Schreib-Freigabe
/MREQ
! Speicher-Anforderung
/BAO
! Busanforderung Ausgang
IA14
! Adressbit 14
IA12
! Adressbit 12
IA10
! Adressbit 10
IA8
! Adressbit 8
IA6
! Adressbit 6
IA4
! Adressbit 4
IA2
! Adressbit 2
IA0
! Adressbit 0
/RESET ! Reset-Signal
PHI_TTL! TTL-Systemtakt
PHIE
! extern einspeisbarer Takt
/NMI
! nicht maskierter Interrupt
/WAIT
! Warte-Impulse
/RFSH
! Auffrisch-Impulse
/M1
! Maschinenzyklus 1
-
! frei
IEIT
! Trennung Prioritaetskette / Eingang
+5 V
! Stromversorgung +5 V
GND
! Ground / Masse
GND
! Ground / Masse
D6
! Datenbit 6
D4
! Datenbit 4
D2
! Datenbit 2
D0
! Datenbit 0
/RD
! Lese-Freigabe
/MEMDI ! Speicher-Blockierung
-
! frei
IA15
! Adressbit 15
IA13
! Adressbit 13
IA11
! Adressbit 11
IA9
! Adressbit 9
IA7
! Adressbit 7
IA5
! Adressbit 5
IA3
! Adressbit 3
3-31
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
(interner Bus)
8-Bit-Rechner(1)

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis