Herunterladen Inhalt Inhalt Diese Seite drucken

2.10 Dma-Kanäle - Siemens Simatic PC RI 45 PIII Handbuch

Rack pc 830
Vorschau ausblenden Andere Handbücher für Simatic PC RI 45 PIII:
Inhaltsverzeichnis

Werbung

Motherboard
Funktionsweise
der Memory-
dekodierung
2.10 DMA-Kanäle
DMA Kanal
Datentransfer
0
8/16 Bit
1
8/16 Bit
2
8/16 Bit
3
8/16 Bit
4
5
16 Bit
6
16 Bit
7
16 Bit
* abschaltbar durch Deaktivieren der Soundschnittstelle (nur RI 45 PIII)
2-28
Die CPU hat einen 64 Gbyte großen Memoryadressraum, davon kön-
nen 4GBytes genutzt werden. Die CPU besitzt 64 Daten-, 33 Adresslei-
tungen und 8 Bytenableleitungen (BE0 ... BE7), die die nicht vorhande-
nen Adressleitungen A0, A1 und A2 codieren. Der CPU-Adressbus wird
über den PAC (System Controller) auf den PCI-Adressbus abgebildet.
Ausgenommen sind dabei die Memory-Adressen von Adresse 0000
0000h bis 0009 FFFFh (640kByte) und von Adresse 0010 0000h bis
2FFF FFFFh (768MByte).
Die ISA-Bridge PIIX (PCI ISA IDE Xcellerator) bildet den ISA-Adress-
bus genau einmal auf den PCI-Adressbus ab. Der ISA-Adressbus für
8 Bit-Baugruppen umfasst den Adressraum von A0 bis A19 was den
CPU-Adessen 0000 0000h bis 000F FFFFh (1MByte) entspricht. Für
16Bit-ISA-Baugruppen ist der Adressbus um die Adressleitungen
A20...A23 erweitert und adressiert daher von 0000 0000h bis 00FF
FFFFh (16MByte). Die Unterscheidung zwischen dem 1MByte und
dem 16MByte ISA-Adressraum erfolgt durch spezielle Memory-Read/
Write Signale die nur aktiviert werden, wenn die Adressleitungen A20,
A21, A22 und A23 logisch Nullpegel haben. Werden von der CPU
Adressbereiche angesprochen, die von dem Hauptspeicher oder PCI-
Bus belegt sind, so werden keine ISA-Bussteuersignale erzeugt. Das
heißt eine ISA-Busbaugruppe wird in diesen Speicherbereichen nicht
angesprochen. Umgekehrt kann ein ISA-Busmaster Adressen oberhalb
16MByte nicht erreichen. Um einen größeren Adressraum für Dualport-
RAM-Erweiterungen als der Memoryadressraum zwischen 640kByte
und 1MByte zu erhalten, sind verschiedene Dekodierungslöcher in der
Pentium PG-Grundbaugruppe vorgesehen:
S
Der CPU-Adressraum FFF0 0000h bis FFFD FFFFh (1024k-128 k
BIOS = 896 KByte) wird in den ISA-Adressraum 00F0 0000h bis
00FD FFFFh gemapped und wird immer im CPU-Adressraum ange-
sprochen. Die Dekodierung der auf dem ISA-Bus fehlenden Adress-
leitungen A24 bis A31 erfolgt durch spezielle Hardware auf der
Grundbaugruppe.
S
Der CPU-Adressraum 00F0 0000 bis 00FF FFFF wird in dem ISA-
Adressraum 00F0 0000 bis 00FF FFFF abgebildet (16 MByte Spei-
cherfenster). Diese Einstellung kann per Setup ein- bzw. ausge-
schaltet werden.
Beschreibung
Sound *
Sound *
Floppy
Kaskadierung der DMA-Controller
frei
frei
frei
PC RI 45 PIII / Rack PC 830, Handbuch
A5E00068233-03

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis