Herunterladen Inhalt Inhalt Diese Seite drucken
Inhaltsverzeichnis

Werbung

Trainingsmanual
Vorhang

Speichersteuerung

GRUNDIG Trainingscenter
baren Teil der Zeile. Mit diesem Takt werden auch die 720 Pixel der
sichtbaren Zeile über die Pins 31 bis 50 übertragen und in den Bildspei-
cher eingelesen.
An Pin 54 steht die doppelte Samplingfrequenz von 27 MHz. Mit ihr
lesen wir den Bildspeicher mit doppelter Geschwindigkeit aus. Dadurch
können wir in der Zeit, in der das nächste Halbbild vom Sender (mit
13,5MHz vom Farbdecoder) eintrifft das vorherige Halbbild noch einmal
auslesen. Sehen Sie sich die vereinfachte Darstellung der Speichers-
teuerung auf der nächsten Seite an (Halbbild mit 8 Zeilen).
An Pin 22 steht der Vertikalimpuls von 50 Hz an. Fehlt dieser, flackert
das Bild und läuft von unten nach oben durch.
An Pin 23 steht der Rahmenimpuls für den sichtbaren Teil der Zeile.
Dieser ist gleichzeitig auch der Zeilensynchronimpuls. Fehlt dieser, ist
das Bild dunkel oder es sich noch unsynchrone Zeilenreste zu erken-
nen.
An Pin 28 liegt ein 27MHz Quarz. Damit der Oszillator sicher auf die
Oberwelle des Quarzes einrastet, bildet man mit der Spule L70275 ei-
nen Parallelkreis für 27MHz.
Das Ausgangssignal steht an 16 Leitungen im 27MHz Rhythmus an den
Pins 17 bis 63 im 4, 2, 2 Format mit 3,3Vss an. Begleitet wird das Signal
mit dem verdoppeltem Bild- und Zeilenimpuls an Pin 61 und 62.
Der verdoppelte Zeilenimpuls „HS2" an Pin 60 dient zur Synchronisie-
rung des Videotext- und Menügenerator im Prozessor. Der V-Sync (VS2)
für den Menügenerator läuft über einen Analogschalter Pin 4,5 vom
CIC70150. Über diesen Schalter wählen wir zwischen 100Hz V-Sync
bei TV und 60 Hz V-Sync bei VGA aus.
Fehlt das FBAS-Signal, gibt der Farbdecoder CIC70200 über den I
Bus „fehlende Koinzidenz" aus. Darauf hin steuert der Microcomputer
über den I
2
C-Bus den Vorhang im CIC70250.
Um die Steuerung des Halbbild-Speichers leichter verstehen zu kön-
nen, reduzieren wir die Anzahl der Zeilen auf 8 pro Halbbild. Die Zeich-
nung dazu finden Sie auf der nächsten Seite. Der Speicher ist ringför-
mig aufgebaut. Der Memory-Controller im CIC70250 schaltet synchron
mit der einlaufenden Zeilenfrequenz die Adressen des Ein- und Ausle-
sezeigers um.
Im sichtbaren Bereich jeder Zeile stehen 720 Pixel für Y und je 360
Pixel für R-Y und B-Y (4, 2, 2 - Format) mit einer Auflösung von jeweils
8 Bit an. Für die Betrachtung des Speichermodells verwenden wir nur
die Y-Daten.
Zu Beginn der Betrachtung befindet sich das Halbbild „A" bereits im
Speicher. Der TV-Sender liefert das 1. Pixel der 1. Zeile vom Halbbild
„B". Kurz zuvor hat der Memory-Controller im SDA9400 das 1. Pixel des
im Speicher befindlichen Halbbild „A" ausgelesen. Diese Daten sendet
er zur Rauschunterdrückung zurück. Der Ausleserhythmus beträgt 13.5
MHz. Zur gleichen Zeit wird auch durch einen 2. Adresszeiger dieses
Pixel gelesen und zum D/A-Wandler im CIC70300 (DDP3310) übertra-
gen. Dieser Ausleserhythmus beträgt 27 MHz.
3/2003
2
C-
33

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis